Загрузка страницы

Высокоуровневое проектирование на платформе Xilinx. Проектирование ПЛИС Xilinx на языке С/C++

Рассказано о методах и инструментах упрощения и ускорения процесса проектирования на ПЛИС Xilinx. Выполнять проекты на ПЛИС возможно, описывая их функциональность на С/С++. Это позволяет привлекать для проектирования на ПЛИС обычных программистов вместо «дорогих и дефицитных» FPGA-разработчиков , а сами проекты выполнять в несколько раз быстрее и дешевле. В рамках методологии высокоуровневого проектирования возможно реализовывать на ПЛИС сложные алгоритмы, ранее написанные в виде программ для микропроцессоров/микроконтроллеров.

Компания Xilinx.Inc имеет три инструмента высокоуровневого проектирования – Vivado HLS, SDSoC и SDAccel. Об их назначении, особенностях и эффективном применении вы узнаете из видео. Главное внимание уделено Vivado HLS. Остальные инструменты являются его развитием.

1:46 - HLS или высокоуровневый синтез, Что такое и зачем это нужно?
5:25 - План вебинара.
8:16 - Реализация HLS от Xilinx.
14:40 - Vivado HLS - назначение и основные функции.
21:15 - Примеры HLS проектирования на Vivado.
1:07:23 - Основная документация Vivado HLS.
1:10:40 - Оптимизация и повышение производительности кода.
1:18:56 - Портирование унаследованного С/C++ кода в ПЛИС.
1:27:07 - Вопросы.

Материалы вебинара: https://bit.ly/2OUKruq

Докладчик: Владимир Викулин, инженер по применению Xilinx.

Ждем любые вопросы докладчику по продукции Xilinx.

Компания «Макро Групп» (https://www.macrogroup.ru) – официальный дистрибьютор Xilinx в России.

Компания «Макро Групп» ВКонтакте https://vk.com/macrogroupspb
Компания «Макро Групп» в Twitter https://twitter.com/macrogroupru
Компания «Макро Групп» в FaceBook https://www.facebook.com/MacroGroup.Ru/

#ПЛИС #VivadoHLS #Xilinx #FPGA #Методологии #Высокоуровневое #Проектирование #Vivado #SDSoC #SDAccel #Программистов #XilinxVivado #ПлисXilinx #FpgaXilinx #XilinxUltrascale #ПроектированиеXilinx #РаботаВVivado #ОбучениеXilinx #XilinxПроекты #XilinxУроки #НачатьРаботуСXilinx #НачатьРаботуСПлис #ВебинарXilinx #ОбучениеПлисXilinx #ОбучениеVivadoHls #ИзучениеVivado #FpgaУроки #XilinxVivadoУроки #Проектирования #ПлатформеXilinx #ЯзыкеCC

Видео Высокоуровневое проектирование на платформе Xilinx. Проектирование ПЛИС Xilinx на языке С/C++ канала Макро Групп
Показать
Комментарии отсутствуют
Введите заголовок:

Введите адрес ссылки:

Введите адрес видео с YouTube:

Зарегистрируйтесь или войдите с
Информация о видео
15 октября 2019 г. 17:00:07
01:40:28
Другие видео канала
Vitis – новейшая среда высокоуровневой разработки от Xilinx и аппаратные платформы Versal и AlveoVitis – новейшая среда высокоуровневой разработки от Xilinx и аппаратные платформы Versal и Alveo«Временные ограничения и анализ в Vivado» – совместный вебинар Макро Групп и PLC2«Временные ограничения и анализ в Vivado» – совместный вебинар Макро Групп и PLC2Лекция №4 "Пример законченного FPGA-проекта"Лекция №4 "Пример законченного FPGA-проекта"RS232. Отправка данных с ПЛИСRS232. Отправка данных с ПЛИСЗапуск Linux на SoC Zynq 7000 от Xilinx на примере ZedBoard. Улучшенное качество видеоЗапуск Linux на SoC Zynq 7000 от Xilinx на примере ZedBoard. Улучшенное качество видеоИнтеграция IP-ядра MicroBlaze в ПЛИС Xilinx. MicroBlaze в ПЛИС Xilinx за «3 клика». HD-версияИнтеграция IP-ядра MicroBlaze в ПЛИС Xilinx. MicroBlaze в ПЛИС Xilinx за «3 клика». HD-версияПлатформа разработки системы голосового ввода Aaware на СнК Zynq от XilinxПлатформа разработки системы голосового ввода Aaware на СнК Zynq от Xilinx1. ПЛИС (FPGA) Введение1. ПЛИС (FPGA) Введение9. UART на ПЛИС(FPGA). Симуляция, компиляция и проверка работоспособности9. UART на ПЛИС(FPGA). Симуляция, компиляция и проверка работоспособностиКонфигурирование Linux для процессорных систем Xilinx с помощью среды PetaLinux. ВебинарКонфигурирование Linux для процессорных систем Xilinx с помощью среды PetaLinux. ВебинарРазвёртывание нейронной сети на платформе Zynq UltraScale+ MPSoC от XilinxРазвёртывание нейронной сети на платформе Zynq UltraScale+ MPSoC от XilinxFPGA Hello world или как программировать ПЛИС. Vivado, Spartan7FPGA Hello world или как программировать ПЛИС. Vivado, Spartan7Система на кристалле Zynq 7000 от Xilinx  Обзор архитектуры и принципы проектированияСистема на кристалле Zynq 7000 от Xilinx Обзор архитектуры и принципы проектированияПроектирование источников питания в PI Expert на русском. Ссылка скачать PIExpert на русскомПроектирование источников питания в PI Expert на русском. Ссылка скачать PIExpert на русскомGetting Started with Xilinx ISE 14.7 - EDGE Spartan 6 FPGA KitGetting Started with Xilinx ISE 14.7 - EDGE Spartan 6 FPGA Kit10. 1-Wire на ПЛИС(FPGA). Это просто.10. 1-Wire на ПЛИС(FPGA). Это просто.Майнинг Bitcoin на ПЛИС Xilinx. Реализация алгоритма SHA-256 для майнинга BitcoinМайнинг Bitcoin на ПЛИС Xilinx. Реализация алгоритма SHA-256 для майнинга BitcoinXilinx Vivado Artix7 Fpga Microblaze Basic Design using Vivado 2019 CModA7 Vitis SDKXilinx Vivado Artix7 Fpga Microblaze Basic Design using Vivado 2019 CModA7 Vitis SDKКак запустить Linux на SoC Zynq-7000 от Xilinx? На примере отладки ZedBoardКак запустить Linux на SoC Zynq-7000 от Xilinx? На примере отладки ZedBoardGetting started with Xilinx Vitis SDK and Vivado 2019.2 using Digilent Arty Z7 Zynq FPGA ArmGetting started with Xilinx Vitis SDK and Vivado 2019.2 using Digilent Arty Z7 Zynq FPGA Arm
Яндекс.Метрика