Загрузка страницы

Дистанційні лабораторні роботи з цифрової схемотехніки на кафедрі КЕОА, ФЕЛ, КПІ

Дистанційне виконання лабораторних робіт з цифрової схемотехніки на кафедрі Конструювання електронно-обчислювальної апаратури (КЕОА), ФЕЛ, КПІ.

Студенти підключаються до комп'ютерів лабораторії з під'єднаним обладнанням за допомогою VPN та VNC. Через Zoom розшарюють екран лабораторного комп'ютера до якого підключилися і демонструють зміну сигналів цифрової схеми всередині FPGA в логічному аналізаторі SignalTap та сигнали виміряні за допомогою Analog Discovery 2.

Лабораторні роботи виконуються на налагоджувальних платах DE1-SOC з мікросхемами програмованої логіки FPGA сімейства Cyclone V. Розробка проводиться в САПР Quartus Prime Lite. Для моделювання використовується безкоштовна версія ModelSim, що входить до складу Quartus Prime Lite.

Методичні вказівки до лабораторної роботи і вихідний код прикладів: https://github.com/KorotkiyEugene/digital_lab/tree/master/Lab2

Видео Дистанційні лабораторні роботи з цифрової схемотехніки на кафедрі КЕОА, ФЕЛ, КПІ канала Відкрита лабораторія електроніки Лампа
Показать
Комментарии отсутствуют
Введите заголовок:

Введите адрес ссылки:

Введите адрес видео с YouTube:

Зарегистрируйтесь или войдите с
Информация о видео
11 ноября 2020 г. 14:52:33
00:20:30
Другие видео канала
Лекція 3.1. Одновимірні та багатовимірні масиви в Verilog.Лекція 3.1. Одновимірні та багатовимірні масиви в Verilog.Тема 6.29.8. Дзеркало струму Уільсона.Тема 6.29.8. Дзеркало струму Уільсона.Тема 6.17.2. Схема підсилювача на біполярному транзисторі з загальною базою.Тема 6.17.2. Схема підсилювача на біполярному транзисторі з загальною базою.Тема 5.2. Режими роботи МДН транзистора з індукованим n-каналом. Режим відсічки.Тема 5.2. Режими роботи МДН транзистора з індукованим n-каналом. Режим відсічки.Лекція 4.1. Параметри у Verilog.Лекція 4.1. Параметри у Verilog.Тема 6.5.2. Визначення та розрахунок робочої точки спокою біполярного транзистора.Тема 6.5.2. Визначення та розрахунок робочої точки спокою біполярного транзистора.Тема 4.6. Створення лінійних малосигнальних моделей для нелінійних компонентів.Тема 4.6. Створення лінійних малосигнальних моделей для нелінійних компонентів.Тема 3.5.2. Розрахунок схем з діодами.Тема 3.5.2. Розрахунок схем з діодами.Тема 1.19.1. Енергія та потужність сигналу.Тема 1.19.1. Енергія та потужність сигналу.Тема 2.5.2. RC інтегратор та диференціатор. Генератор пилоподібної напруги.Тема 2.5.2. RC інтегратор та диференціатор. Генератор пилоподібної напруги.Лекція 1.1. Маршрут проектування цифрових мікросхем.Лекція 1.1. Маршрут проектування цифрових мікросхем.Тема 3.17.4. Фотодіод.Тема 3.17.4. Фотодіод.Створення проекту в Quartus Prime, налаштування пінів, SignalTap, In-System Sources and ProbesСтворення проекту в Quartus Prime, налаштування пінів, SignalTap, In-System Sources and ProbesТема 2.6.1. Частотні властивості конденсатора.Тема 2.6.1. Частотні властивості конденсатора.Тема 3.14.1. Стабістор і двоханодний стабілітрон. Стабілізатори на їх основі.Тема 3.14.1. Стабістор і двоханодний стабілітрон. Стабілізатори на їх основі.Лекція 12.1. Бістабільна комірка, метастабільність (продовження). Асинхронний RS тригер.Лекція 12.1. Бістабільна комірка, метастабільність (продовження). Асинхронний RS тригер.Інтегральні мікросхеми   це просто!Інтегральні мікросхеми це просто!Лекція 8.1. Прямий і додатковий код, суматор з послідовним переносомЛекція 8.1. Прямий і додатковий код, суматор з послідовним переносомЛекція 5.2. Третій стан і його застосування, відкритий колектор (сток), ключ на БТЛекція 5.2. Третій стан і його застосування, відкритий колектор (сток), ключ на БТТема 6.6. Температурна залежність характеристик транзистора.Термостабілізація.Тема 6.6. Температурна залежність характеристик транзистора.Термостабілізація.Лекція 20.2. Постійна пам'ять (позначення, таймінги). Одноразово програмована постійна пам'ять.Лекція 20.2. Постійна пам'ять (позначення, таймінги). Одноразово програмована постійна пам'ять.
Яндекс.Метрика