Загрузка страницы

Основы пред топологического анализа целостности сигналов в HyperLynx LineSim

Проведение пред-топологического анализа целостности сигналов позволяет обнаружить и устранить нарушения целостности сигналов на ранних стадиях проектирования. Это позволит корректно спланировать стек слоев, оптимизировать критические цепи в топологии, подобрать оптимальную стратегию согласования, создать ограничения для трассировки до этапа компоновки топологии.

Анализ целостности сигналов HyperLynx Signal Integrity (SI) является неотъемлемой частью при разработке современной электроники. Высокая скорость переключения в микросхемах приводят к появлению нежелательных эффектов в высокоскоростных цепях: выбросы, звон, наводки и время стабилизации сигнала. Это может привести к сбою работы печатной платы.Разработчики печатных плат, специалисты по целостности сигналов, инженеры по разработке аппаратной части при использовании HyperLynx могут провести моделирование, обнаружить нарушения и внести исправления в проект на любой его стадии, для того чтобы избежать дорогостоящего перепроектирования устройства.

https://mentorpcb.ru/hyperlynx

Тайминг вебинара:
00:00 - Начало
01:02 - План вебинара
01:48 - Проблемы, которые впервые привели к необходимости моделирования
03:32 - Ошибки, которые стоят миллионы $
04:10 - Чего бы мы хотели избежать
05:18 - Что такое Целостность Сигнала?
06:29 - Потребность в анализе ЦС
07:26 - Методы решения проблем высокоскоростных интерфейсов
09:58 - Примеры эмпирических правил
10:51 - Эмпирические правила
11:35 - Лучший подход
12:58 - Инструменты моделирования
13:36 - Три ветви Hyperlynx
15:22 - Лучшие практики валидации
17:18 - HyperLynx в PADS Professional
18:46 - Демонстрация
01:00:29 - Заключение

Видео Основы пред топологического анализа целостности сигналов в HyperLynx LineSim канала Mentor PCB Expert
Показать
Комментарии отсутствуют
Введите заголовок:

Введите адрес ссылки:

Введите адрес видео с YouTube:

Зарегистрируйтесь или войдите с
Информация о видео
27 октября 2020 г. 14:46:56
01:04:10
Другие видео канала
Understanding Signal IntegrityUnderstanding Signal IntegrityВебинар Длина или задержка? Как правильно выравнивать проводники?Вебинар Длина или задержка? Как правильно выравнивать проводники?3 Simple Tips To Improve Signals on Your PCB - A Big Difference3 Simple Tips To Improve Signals on Your PCB - A Big DifferenceФизические основы радиопередачФизические основы радиопередачТопология.Основы.Топология.Основы.Поиск неисправностей с помощью осциллографаПоиск неисправностей с помощью осциллографаСАПР SIMBEOR. Обеспечение целостности сигналов на печатной платеСАПР SIMBEOR. Обеспечение целостности сигналов на печатной платеЛекция №4 "Пример законченного FPGA-проекта"Лекция №4 "Пример законченного FPGA-проекта"HyperLynx DRC для пользователей Cadence Allegro и Altium DesignerHyperLynx DRC для пользователей Cadence Allegro и Altium DesignerКурс по LTspice, часть 1: интерфейс и мультивибратор.Курс по LTspice, часть 1: интерфейс и мультивибратор.PADS Professional РЧ и СВЧ проектирование - Урок 4PADS Professional РЧ и СВЧ проектирование - Урок 4Лабораторная работа Теорема КотельниковаЛабораторная работа Теорема КотельниковаЦифровая схемотехника Лабораторная работа № 2 Комбинационные схемыЦифровая схемотехника Лабораторная работа № 2 Комбинационные схемыPCB Design Signal Integrity Analysis - Altium Designer TutorialPCB Design Signal Integrity Analysis - Altium Designer TutorialБеседы о математике  Топология 1Беседы о математике Топология 1Улучшения в алгоритмах трассировки дифференциальных пар и sketch routerУлучшения в алгоритмах трассировки дифференциальных пар и sketch routerТрассировка DDR3 за 30 минутТрассировка DDR3 за 30 минутЛекция 13. Четырехполюсники в переменном токеЛекция 13. Четырехполюсники в переменном токеAltium Designer и Mentor Graphics PADS: проектирование и создание печатной платыAltium Designer и Mentor Graphics PADS: проектирование и создание печатной платыЛекция 48. ТермостабилизацияЛекция 48. Термостабилизация
Яндекс.Метрика